我现在采用CH365作为接口芯片制作PCI板卡,请问PCI总线的复位信号持续多长时间?
我用FPGA和CH365接口,而FPGA上电复位期间是低电平,用74F245来作为数据总线隔离,CH365的I/O读写和存储器读写都接到FPGA上,通过逻辑转换,再提供给74F245的DIR端作为方向选择。 但FPGA向CH365申请中断INT_REQ信号能否直接相连?(如果不能应该怎样处理?)
我是初次做PCI板卡,请问上面的方案有问题吗?谢谢大家了
我现在采用CH365作为接口芯片制作PCI板卡,请问PCI总线的复位信号持续多长时间?
我用FPGA和CH365接口,而FPGA上电复位期间是低电平,用74F245来作为数据总线隔离,CH365的I/O读写和存储器读写都接到FPGA上,通过逻辑转换,再提供给74F245的DIR端作为方向选择。 但FPGA向CH365申请中断INT_REQ信号能否直接相连?(如果不能应该怎样处理?)
我是初次做PCI板卡,请问上面的方案有问题吗?谢谢大家了
PCI的复位信号持续的时间是几毫秒吧 对于中断应该是不能直接连的 根据具体情况分析 如果你的电路是采用的下拉电阻只需变上拉电阻 如果你的电路是推挽式输出就比较麻烦了(可以用反相器)
我还是不明白,
CH365的INT_REQ管脚是低电平中断,如果FPGA管脚直接连接(但FPGA复位过程中是低电平,复位后是高或者三态),会造成CH365一直保持中断激活状态吗?如果不能这样直接连接,我应该怎样处理?
是的,ch365 的中断是锁存的,你必须清除才行啊.
但在硬件启动时,我应该如何清除这个中断呢?
或者是,我如何能够避免产生这个中断?(在硬件上)
有人能帮我解答一下这个问题吗?
我已经订芯片了,马上画板子了,江湖救急啊……
superbert 你那问题解决了吗,我也有同样的问题,可以帮我吗,谢谢