STM32F103软件模拟并口, 几个控制脚和数据脚验证过控制和数据都是对的。
限于条件没办法使用逻辑分析仪抓时序
晶振24M已起振,电源正常
代码参考的论坛上的STM32F103模拟并口例子
发CMD11_CHECK_EXIST命令写入0x69,读出数据返回0XF0,(正常应该是位取反),
请问可能是什么原因? (8位数据线有处理了输入输出方向)
热门产品 :
CH32V317: 互联型青稞RISC-V MCU