想把PCIE信号转换成并行信号(8位或32位),pcie信号连接pcie总线,另一端怎么连接?是直接连接单片机或FPGA的通用IO吗?
DEBUG软件的IO读写地址怎么填写?
IOP_RD和IO_WR读写选通信号是控制IO端口数据有效性的吗?
如果只是接FPGA看数据线D[7:0],地址线是否有必要连接?
热门产品 :
CH394: 以太网协议栈芯片
想把PCIE信号转换成并行信号(8位或32位),pcie信号连接pcie总线,另一端怎么连接?是直接连接单片机或FPGA的通用IO吗?
DEBUG软件的IO读写地址怎么填写?
IOP_RD和IO_WR读写选通信号是控制IO端口数据有效性的吗?
如果只是接FPGA看数据线D[7:0],地址线是否有必要连接?
PCIE也分主从结构,一般PC做主设备,CH368只能做从设备。不可以用2个CH368的PCIE相互连接。CH368并口信号做主动并口,操作类似SRAM的接口,你的FPGA模拟出一个SRAM接口就可以。读写时序参考CH368DS.PDF的7.3节时序参数。
如果你只操作一个存储单元,可以只接D0~D7,地址线可以不接。如果要操作多个存储单元,需要地址线来区别不同的存储单元。